• 正文
    • 1. 概述
  • 推薦器件
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

Xilinx FPGA BGA推薦設(shè)計規(guī)則和策略(二)

2024/04/24
2571
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

引言:上一篇介紹了BGA封裝PCB層數(shù)估計、BGA焊盤設(shè)計、過孔設(shè)計、信號走線等內(nèi)容,本文我們介紹下FPGA BGA封裝電源管腳布線。

1. 概述

工程師必須在設(shè)計階段早期評估功率需求,以確保有足夠的層和面積為需要功率的BGA焊盤提供足夠的功率。因為大多數(shù)BGA電源引腳位于BGA區(qū)域的中心,所以電流行進的路徑穿過BGA區(qū)域中的無數(shù)過孔。過孔之間的空間可以保守地承載約0.05A/mil的走線寬度(對于0.5盎司的銅)。過孔之間的跡線寬度由過孔的節(jié)距(通常與BGA的節(jié)距相同)、過孔鉆頭直徑和制造廠定義的鉆銅規(guī)格來定義。

下圖顯示了如何計算可以通過每個通路的電流量。確保電源平面足夠?qū)?,足夠包容,以便為BGA電源球提供所需的安培數(shù)。以下方程可用于計算每個通道的電流:

圖1:BGA區(qū)域內(nèi)的電力輸送(0.5盎司銅)

下表顯示了0.8 mm和1.0 mm間距器件的每個通道的電流值。由于0.5mm器件的間距非常細,因此不可能在標準過孔之間布線。為了到達電源平面,對于0.5mm焊盤器件建議通過BGA焊盤下的微過孔實現(xiàn)與電源層互聯(lián)。

表1:0.8 mm、0.92 mm和1.0 mm器件的每通道電流計算

2. 用于遠距離電壓感測線(Sense Lines)的PCB布線

為了正確補償由于高電流負載引起的PCB上的IR電壓降,電壓調(diào)節(jié)器模塊(VRM)感測線的正確布線對于在ACAP管芯處保持適當?shù)碾妷?a class="article-link" target="_blank" href="/baike/1465710.html">電平至關(guān)重要。
注意:由于調(diào)節(jié)器的設(shè)計、引腳和要求各不相同,請務(wù)必始終遵循VRM供應(yīng)商的感應(yīng)線建議。

2.1 感應(yīng)線的用途

由于電壓調(diào)節(jié)器通常與它們供電的設(shè)備相距很遠,因此在調(diào)節(jié)器和負載的主要點之間的電壓通常存在DC電壓IR下降,特別是在存在高電流負載的情況下。如果調(diào)節(jié)器沒有考慮到這種下降,負載點的電壓可能比調(diào)節(jié)器看到的要低很多。由此產(chǎn)生的較低電壓可能超出正確器件操作所需的極限。下圖說明了電流的方向和由此產(chǎn)生的電壓降。

圖2:VRM和負載點之間的直流電壓降

為了克服這種電壓降,調(diào)節(jié)器實現(xiàn)了從調(diào)節(jié)器直接連接到負載點的感測線。這些感測線是調(diào)節(jié)器和負載點之間的直接跡線,不攜帶任何電流。因為它們不攜帶任何電流,所以調(diào)節(jié)器感測引腳處的電壓與負載點處的電壓完全相同。因此,調(diào)節(jié)器可以根據(jù)需要適當?shù)卣{(diào)節(jié)其輸出電壓,使得負載點處的電壓在所需的規(guī)格內(nèi)。下圖說明了從VRM到負載點的感測線的放置和布線。

圖3:感應(yīng)線示例

2.2 感應(yīng)線的局限性

1)電壓差

因為感測線只能放置在負載點的一個位置,所以感測點前面的其他區(qū)域可能顯示出更高的電壓,而負載點之外的點可能顯示出更低的電壓。下圖說明了這種電壓差異。當電流從VRM流到負載點時,點V1處的電壓高于V2處的感測點。同樣地,點V3處的電壓低于感測點V2處的電壓。

圖4:BGA引腳中不同點的電壓

2)只有一個感測引腳的VRM

某些VRM不包括用于接地的感測引腳。這種布置的主要限制是VRM不考慮負載點處接地電壓的波動,導(dǎo)致電壓調(diào)節(jié)不太精確。

2.3 帶專用檢測引腳的ACAP

Select Versal ACAP包含用于VCCINT及其相關(guān)接地回路的專用遠程電壓感測引腳。它們提供了對模具最接近的觀察。下圖顯示了具有專用感測引腳的ACAP的推薦感測線路布線。

?在ACAP附近放置內(nèi)聯(lián)0Ω電阻器
○ 需要電阻器來確保感測線被布線為跡線,并且不會掉到平面上。

?將感應(yīng)線路布線為50Ω松耦合差動傳輸線路:
○ 需要接地才能感應(yīng)到電源和接地之間的真正差異。

圖5:專用感測引腳布線

2.4 無專用檢測引腳的ACAPS?

對于沒有專用感測引腳的ACAP,感測線連接應(yīng)連接到盡可能靠近ACAP上最重要負載點的BGA球。這可以通過直流模擬或Vivado工具中的設(shè)備視圖進行最佳估計。如果無法估計負載點,建議將感測連接朝向BGA引腳場的中心。將球放置在離調(diào)節(jié)器最遠的位置也是一種選擇,但不太可取。

?在ACAP附近放置內(nèi)聯(lián)0Ω電阻器:
○ 需要電阻器來確保感測線被布線為跡線,并且不會掉到平面上。

?將感應(yīng)線路布線為50Ω松耦合差動傳輸線路:
○ 需要接地才能感應(yīng)到電源和接地之間的真正差異。

為了實現(xiàn)最佳的功率傳輸,確保連接到感測線的球完全連接到它們各自的平面,即,不要將它們作為“間諜孔”未連接(見下圖)。

圖6:沒有專用感測引腳的布線

2.5 路由隧道和感測線的使用

一些Versal ACAP具有專門放置的BGA引腳的專用“隧道”(Tunnel),以便以最小的IR壓降提供最大的功率傳輸。這種所謂的路由隧道消除了導(dǎo)致電源平面出現(xiàn)孔洞的過孔阻擋區(qū)域。布線通道中的引腳不會直接連接到ACAP上的管芯。這些引腳的存在只是為了使VCCINT的PCB布線平面不需要來自其他信號或電源軌的過孔。

下圖顯示了帶有VCCINT引腳字段的VC1902-A2197器件的BGA引腳區(qū)域。布線隧道區(qū)域中的引腳不需要到下面的VCCINT平面的過孔,因此在向VCCINT供電的金屬平面中沒有孔。最佳感測線放置在VCCINT引腳場上路由隧道外部的任何點上。

圖7:帶VCCINT路由隧道的VC1902-A2197

下圖顯示了帶有VCCINT引腳字段的VM1802-C1760器件的BGA引腳字段。該設(shè)備上沒有路由隧道,因此BGA上的功率平面具有過孔擋板,從而降低了功率傳輸效率。建議在該引腳場中心附近的任何位置放置感測線。

圖8:VM1802-C1760 VCCINT引腳區(qū)域

延伸閱讀Xilinx FPGA BGA推薦設(shè)計規(guī)則和策略(一)

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風(fēng)險等級 參考價格 更多信息
A3P250-FGG256T 1 Microsemi FPGA & SoC Field Programmable Gate Array, 6144 CLBs, 250000 Gates, 350MHz, 6144-Cell, CMOS, PBGA256, 1 MM PITCH, GREEN, FBGA-256
暫無數(shù)據(jù) 查看
10M08SAU169A7G 1 Intel Corporation Field Programmable Gate Array, PBGA169, 11 X 11 MM, 0.80 MM PITCH, ROHS COMPLIANT, UBGA-169

ECAD模型

下載ECAD模型
$54.2 查看
EP4CE22U14I7N 1 Intel Corporation Field Programmable Gate Array, 22320-Cell, PBGA256, LEAD FREE, UBGA-256

ECAD模型

下載ECAD模型
$58.28 查看

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄

專注FPGA技術(shù)開發(fā),涉及Intel FPGA、Xilinx FPGA技術(shù)開發(fā),開發(fā)環(huán)境使用,代碼風(fēng)格、時序收斂、器件架構(gòu)以及軟硬件項目實戰(zhàn)開發(fā),個人公眾號:FPGA技術(shù)實戰(zhàn)。