• 正文
  • 推薦器件
  • 相關(guān)推薦
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

面向下一代數(shù)據(jù)中心的全新CXL 3.1控制器IP

2024/01/25
2529
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

人工智能的快速發(fā)展正在引發(fā)數(shù)據(jù)中心的深入變革;計(jì)算密集型工作負(fù)載對(duì)CPU、加速器和存儲(chǔ)之間的低延遲、高帶寬連接提出了前所未有的高要求。Compute Express Link?(CXL?)互連技術(shù)為數(shù)據(jù)中心的性能和效率提升開(kāi)辟了新的途徑。

面對(duì)日益復(fù)雜的AI工作負(fù)載,數(shù)據(jù)中心各組件之間的高效通信變得至關(guān)重要。CXL通過(guò)提供低延遲、高帶寬的連接來(lái)滿(mǎn)足這一需求,從而提高整體內(nèi)存和系統(tǒng)性能。

數(shù)據(jù)中心內(nèi)存面臨的挑戰(zhàn)

CXL 3.1的數(shù)據(jù)傳輸速率高達(dá)64 GT/s并提供多層(網(wǎng)絡(luò)連接)交換,可實(shí)現(xiàn)高度可擴(kuò)展的內(nèi)存池和共享。這些特色功能將成為下一代數(shù)據(jù)中心的關(guān)鍵,既能夠減少高昂的內(nèi)存成本和閑置的內(nèi)存資源,又能夠根據(jù)需要提供更高的內(nèi)存帶寬和容量。

Rambus CXL 3.1控制器IP憑借靈活的設(shè)計(jì),適用于A(yíng)SIC和FPGA的實(shí)現(xiàn)。它采用適用于CXL.io協(xié)議的Rambus PCIe? 6.1控制器架構(gòu),并且增加了CXL特有的CXL.cache和CXL.mem協(xié)議。內(nèi)置的零延遲完整性和數(shù)據(jù)加密(IDE)模塊可提供最先進(jìn)的安全性,防止針對(duì)CXL和PCIe鏈路的物理攻擊。這款控制器既可以單獨(dú)交付,也可以與客戶(hù)選擇的CXL 3.1/PCIe 6.1 PHY集成。

CXL 3.1 控制器模塊圖

Rambus半導(dǎo)體IP總經(jīng)理Neeraj Paliwal表示:“生成式AI和其他高工作負(fù)載的性能需求需要由CXL支持的新架構(gòu)解決方案。Rambus CXL 3.1數(shù)字控制器IP擴(kuò)大了我們?cè)谶@一關(guān)鍵領(lǐng)域的領(lǐng)先地位,為我們客戶(hù)的尖端芯片設(shè)計(jì)提供了CXL最新演進(jìn)標(biāo)準(zhǔn)中的吞吐量、可擴(kuò)展性和安全。

CXL是數(shù)據(jù)中心的關(guān)鍵互連技術(shù),可應(yīng)對(duì)數(shù)據(jù)密集型工作負(fù)載所帶來(lái)的諸多挑戰(zhàn)。與Lou Ternullo一起參加我們即將召開(kāi)的網(wǎng)絡(luò)研討會(huì)“挖掘CXL 3.1和PCIe 6.1在下一代數(shù)據(jù)中心中的潛力”,了解CXL和PCIe互連技術(shù)如何幫助設(shè)計(jì)人員優(yōu)化數(shù)據(jù)中心內(nèi)存基礎(chǔ)設(shè)施解決方案。

推薦器件

更多器件
器件型號(hào) 數(shù)量 器件廠(chǎng)商 器件描述 數(shù)據(jù)手冊(cè) ECAD模型 風(fēng)險(xiǎn)等級(jí) 參考價(jià)格 更多信息
ATMEGA328P-PU 1 Microchip Technology Inc IC MCU 8BIT 32KB FLASH 28DIP

ECAD模型

下載ECAD模型
$3.98 查看
USB2514BI-AEZG-TR 1 SMSC USB Bus Controller, CMOS
$4.43 查看
MK70FN1M0VMJ12R 1 Freescale Semiconductor 32-BIT, FLASH, 120MHz, RISC MICROCONTROLLER, PBGA256, 17 X 17 MM, MAPBGA-256
暫無(wú)數(shù)據(jù) 查看

相關(guān)推薦