• 正文
  • 推薦器件
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計與實現(xiàn)

2024/04/03
2162
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

大俠好,歡迎來到FPGA技術(shù)江湖,江湖偌大,相見即是緣分。大俠可以關(guān)注FPGA技術(shù)江湖,在“闖蕩江湖”、"行俠仗義"欄里獲取其他感興趣的資源,或者一起煮酒言歡。

今天給大俠帶來簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計與實現(xiàn),話不多說,上貨。

Xilinx的ZYNQ系列FPGA是二種看上去對立面的思想的融合,ARM處理器的串行執(zhí)行+FPGA的并行執(zhí)行,著力于解決大數(shù)據(jù)處理、人工智能等復(fù)雜高性能算法處理。新的設(shè)計工具的推出,vivado HLS,更加注重嵌入式系統(tǒng)的系統(tǒng)級建模,通過HLS工具,用戶只需要編寫C語言代碼,就可以讓工具自動轉(zhuǎn)換和生成HDL代碼。

隨著異構(gòu)架構(gòu)和片上系統(tǒng)技術(shù)的不斷發(fā)展,協(xié)同設(shè)計、協(xié)同仿真和協(xié)同調(diào)試將成為未來嵌入式系統(tǒng)開發(fā)者必備的素質(zhì)。所謂的協(xié)同,就是要求設(shè)計者同時掌握軟件硬件知識,這與傳統(tǒng)上軟件和硬件分離的設(shè)計方法有著本質(zhì)的區(qū)別。由于半導(dǎo)體技術(shù)的不斷發(fā)展,使得電子系統(tǒng)從傳統(tǒng)的PCB板級進(jìn)化到芯片級,對于嵌入式系統(tǒng)的小型化、低功耗和可靠性的改善都提供了強大的保證。

1、全可編程片上系統(tǒng)基礎(chǔ)知識

以傳統(tǒng)的現(xiàn)場可編程門陣列結(jié)構(gòu)(Field Programmable Gate Array,F(xiàn)PGA)為基礎(chǔ),將專用的中央處理器單元(Central Processing Uint,CPU)和可編程邏輯資源集成在單個芯片中,產(chǎn)生了一種全新的設(shè)計平臺,我們稱之為全可編程片上系統(tǒng)(ALL Programmable System-on-chip,APSoC).

SoC的架構(gòu)如下:(固化、靈活性差、專用性強、設(shè)計復(fù)雜)

SoC、CPU、MCU的比較

SoC:可以集成多個功能強大的處理器內(nèi)核、可以集成存儲塊、IO資源及其他外設(shè)、可以集成GPUDSP音頻視頻解碼器等、可以運行不同的操作系統(tǒng)、用于高級應(yīng)用如智能手機平板電腦等;

CPU:單個處理器核,需要外部額外的存儲器核外設(shè)支持,應(yīng)用絕大多數(shù)場合;

MCU:典型的只有一個處理器內(nèi)核、內(nèi)部包含了存儲器、IO及其他外設(shè)、用于工業(yè)控制領(lǐng)域如嵌入式應(yīng)用。

AP SoC的誕生背景:

在全可編程平臺設(shè)計階段,設(shè)計已經(jīng)從傳統(tǒng)上以硬件描述語言HDL為中心的硬件邏輯設(shè)計,轉(zhuǎn)換到以C語言為代表的軟件為中心的功能描述,所以就形成了以C語言描述嵌入式系統(tǒng)結(jié)構(gòu)的功能,而用HDL語言描述硬件的具體實現(xiàn)的設(shè)計方法,這也是基于全可編程SoC和傳統(tǒng)上基于SoC器件實現(xiàn)嵌入式系統(tǒng)設(shè)計的最大區(qū)別,即真正實現(xiàn)了軟件和硬件的協(xié)同設(shè)計。

最大優(yōu)點可實現(xiàn)硬件加速:

設(shè)計者可以根據(jù)需求在硬件實現(xiàn)和軟件實現(xiàn)之間進(jìn)行權(quán)衡,使所設(shè)計的嵌入式系統(tǒng)滿足最好的性價比要求,例如,在實現(xiàn)一個嵌入式系統(tǒng)設(shè)計時,當(dāng)使用軟件實現(xiàn)算法成為整個系統(tǒng)性能的瓶頸時,設(shè)計人員可以選全可編程SoC內(nèi)使用硬件邏輯定制協(xié)處理器引擎來高效的實現(xiàn)該算法,這個使用硬件邏輯實現(xiàn)的協(xié)處理器,可以通過AMBA接口與全可編程SoC內(nèi)的ARM Cortex A9嵌入式處理器連接,此外,通過XilinX所提供的最新高級綜合工具HLS,設(shè)計者很容易將軟件瓶頸轉(zhuǎn)換為由硬件處理。

2、全可編程片上系統(tǒng)中的處理器類型

根據(jù)不同的需求,全可編程片上系統(tǒng)的處理器可以分為軟核和硬核處理器。

硬核處理器:早期Xilinx將IBM公司的PowerPC硬核集成在V5系列的FPGA中,后來將ARM公司的雙核Cortex-A9硬核集成在ZYNQ 7000系列的SoC芯片

軟核處理器:對于一些對處理器性能要求不是很高的需求,沒有必要在硅片上專門劃分一定的區(qū)域來實現(xiàn)專用的處理器,而是通過使用FPGA芯片內(nèi)所提供的設(shè)計資源,包括LUTbram、觸發(fā)器和互聯(lián)資源,實現(xiàn)一個處理器的功能,這就是軟核處理器,對于軟核處理器,他通過HDL語言或者網(wǎng)表進(jìn)行描述 ,通過通過綜合后才能被使用。

3、ZYNQ-7000 SoC功能與結(jié)構(gòu)

在該全可編程SoC中,雙核ARM-Cortex-A9多核CPU是PS的心臟,它包含片上存儲器、外部存儲器接口和豐富功能的外設(shè)。與傳統(tǒng)的FPGA和SoC相比,ZYNQ7000不但提供了FPGA靈活性和可擴展性,也提供了專用集成電路的相關(guān)性能、功耗和易用性。

ZYNQ 7000的結(jié)構(gòu)便于將定制邏輯和軟件分別映射到PL和PS中,這樣就可實現(xiàn)獨一無二和差異化的系統(tǒng)功能。

與傳統(tǒng)的FPGA方法不同的是,ZYNQ 7000 SoC總是最先啟動PS內(nèi)的處理器,這樣允許PS上運行的基于軟件程序用于啟動系統(tǒng)并且配置PL,這樣可以將配置PL設(shè)置成啟動過程的一部分或者在將來的某個時間再單獨的配置PL,此外可以實現(xiàn)PL的完全重配置或者使用部分可重配置(PR,Partional Reconfihuration,允許動態(tài)的重新配置PL中的某一個部分,這樣能夠?qū)υO(shè)計進(jìn)行動態(tài)的修改)。

本次簡談到此結(jié)束,后續(xù)會帶來PS構(gòu)成、PL構(gòu)成、互聯(lián)結(jié)構(gòu)、供電引腳、MIO到EMIO的鏈接等內(nèi)容。大俠,有緣再見!

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風(fēng)險等級 參考價格 更多信息
HMC586LC4B 1 Analog Devices Inc Wideband VCO SMT w/Buffer Amplifier, 4 - 8 GHz
$187.92 查看
XLH736125.000000I 1 Integrated Device Technology Inc HCMOS Output Clock Oscillator

ECAD模型

下載ECAD模型
$1.91 查看
FX135A-327 1 Fox Electronics Parallel - Fundamental Quartz Crystal, 0.032768MHz Nom, ROHS COMPLIANT, SMD, 2 PIN

ECAD模型

下載ECAD模型
$0.78 查看

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄

任何技術(shù)的學(xué)習(xí)就好比一個江湖,對于每一位俠客都需要不斷的歷練,從初入江湖的小白到歸隱山林的隱世高人,需要不斷的自我感悟自己修煉,讓我們一起仗劍闖FPGA乃至更大的江湖。