• 正文
  • 推薦器件
  • 相關推薦
申請入駐 產(chǎn)業(yè)圖譜

信號匹配的等長與等時

2024/06/24
1746
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

在產(chǎn)品的設計過程中,等長匹配是需要關注的一項工作。串行信號常見的規(guī)則為+/-5mil,有的資料會給出<1ps的匹配要求。并行信號的規(guī)則就比較復雜一點。下面以常見的DDR為例,來進行相關的說明。

芯片設計規(guī)范中,會給出很多相關信息,作為系統(tǒng)端設計的相關規(guī)范,關于等長匹配部分,我們需要關注的信息:

信號最大線長的要求:

關注最大線長,是因為layout工程師進行等長匹配的時候,一般以最長且不可縮短的線為基準,以此來進行等長匹配的工作,如果最大線長已經(jīng)超過相關標準,就需要移動相關器件重新布局來解決問題,當然,這是一種特殊情況。

長度匹配的要求:

一個通道之間的長度匹配要求:

在等長匹配的工作中,有一個誤區(qū),就是以為長度差符合要求就可以了。下面還是以DDR并行信號為例,來解釋說明一下為什么等長匹配不僅僅是等長。

DDR單端常見的阻抗為40 ohm,表層相關的疊層信息如下圖所示:

本例中,為了方便計算,介電常數(shù)設為4,信號的速率大約為6in/ns,計算得出時延是167 ps/in,而軟件給出的時延是148 ps/in ,相關信息如下圖所示:

為了保證對比性和直觀性,還是將介電常數(shù)設為4,內層信號層阻抗還是40 ohm,相關信息如下:

軟件給出內層的是時延是169 ps/in:

同樣介電常數(shù)為4,delay延遲的數(shù)據(jù)是不同的,表層為148 ps/in,內層為169 ps/in,這說明信號在表層和內層的傳輸速率是不一樣的,即使在表層和內層的長度完全一致,還是存在傳輸時延。

為了直觀體現(xiàn)信號等長但時延差別的情況,搭建相關的電路來進行仿真驗證,相關電路如下:

仿真得出的曲線如下:

本例取設計規(guī)范給出的最大長度5000 mil,波形可以看出即使長度匹配一樣,由于信號走線層數(shù)不同,造成信號延遲的不同,竟然相差0.12 ns,以6in/ns的經(jīng)驗數(shù)值得出,長度匹配差值竟然達到720 mil。

實際上,等長的匹配是為了等時。芯片設計規(guī)范給出的是具體長度要求,這是因為這樣可以讓layout工程師在設計工作中更直觀了解要求,物理規(guī)則更符合常規(guī)操作。

我們在考慮等長匹配的時候,更應該考慮的是等時,除了文中所說的線號走線層面的問題,還有玻纖效應引起的skew的問題,也是需要注意的。

等長就是為了等時,這是長度匹配的最終目的。當然,隨著速率提高,要求越來越嚴,為了滿足等時的要求,也就有了動態(tài)匹配的規(guī)則,這個要求需要參考相關的設計規(guī)范。

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風險等級 參考價格 更多信息
HAL506SF-A 1 TDK Corporation Hall Effect Sensor, 2mT Min, 7.2mT Max, 0-20mA, Rectangular, Surface Mount, PLASTIC, SOT-89B-1, 4 PIN
$1.38 查看
MPX4250D 1 Motorola Semiconductor Products Peizoresistive Sensor, Differential, 0Psi Min, 36.25Psi Max, 1.4%, 0.20-4.90V, Round, Through Hole Mount, PLASTIC, UNIBODY PACKAGE-6
$25.45 查看
TMP01FPZ 1 Rochester Electronics LLC ANALOG TEMP SENSOR-VOLTAGE, 5Cel, RECTANGULAR, THROUGH HOLE MOUNT, ROHS COMPLIANT, PLASTIC, DIP-8
$11.19 查看

相關推薦

登錄即可解鎖
  • 海量技術文章
  • 設計資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄

公眾號:信號完整性學習之路;信號完整性相關基礎知識(設計,測試&仿真)總結+雜談(生活與職場)。 一起學習,共同進步!