• 方案介紹
  • 附件下載
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

高阻抗、高CMR、±10 V模擬前端信號調(diào)理參考設(shè)計(jì)

2014/03/10
1
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

設(shè)計(jì)支持文件.zip

共4個(gè)文件

電路是一個(gè)完整的模擬前端,它利用一個(gè)16位差分輸入PulSAR? ADC對±10 V工業(yè)級信號進(jìn)行數(shù)字轉(zhuǎn)換。該電路僅利用兩個(gè)模擬器件,來提供一路具有高共模抑制(CMR)性能的高阻抗儀表放大器輸入、電平轉(zhuǎn)換、衰減和差分轉(zhuǎn)換功能。由于具有高集成度,該電路可節(jié)省印刷電路板空間,為常見的工業(yè)應(yīng)用提供高性價(jià)比解決方案。

在過程控制和工業(yè)自動(dòng)化系統(tǒng)中,典型的信號電平最高可達(dá)±10 V。而來自熱電偶和稱重傳感器等傳感器的信號輸入則較小,因此常常會(huì)遇到大共模電壓擺幅,這就需要靈活的模擬輸入,它能以高共模抑制性能處理大小差分信號,同時(shí)具有高阻抗輸入。

用現(xiàn)代低壓ADC處理工業(yè)級信號時(shí),必須進(jìn)行衰減和電平轉(zhuǎn)換。此外,全差分輸入ADC具有以下優(yōu)勢:良好的共模抑制性能,更少的二階失真產(chǎn)物,以及簡化的直流調(diào)整算法。因此,工業(yè)信號需要經(jīng)過進(jìn)一步調(diào)理才能與差分輸入ADC正確接口。

  • 設(shè)計(jì)支持文件.zip
    下載
    描述:原理圖、PCB、gerber工程文件
  • EVAL-CN0225-SDPZ-BOM-RevB.xls
    下載
    描述:BOM表
  • 高阻抗、高CMR、±10 V模擬前端信號調(diào)理參考設(shè)計(jì).pdf
    下載
  • pdf文件.zip
    下載
    描述:原理圖、PCB元件布局圖

相關(guān)推薦