• 正文
  • 推薦器件
  • 相關(guān)推薦
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

無(wú)源晶振起振電路圖、解析與電容使用說(shuō)明

2024/03/11
3978
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

無(wú)源晶振實(shí)際使用中,我們經(jīng)常遇到的問(wèn)題一般有兩點(diǎn):

1、無(wú)源晶振引腳的方向性問(wèn)題;

2、外接電容匹配問(wèn)題引發(fā)的晶振頻率偏差。

首先關(guān)于無(wú)源晶振引腳的方向性辨識(shí)方法:無(wú)源晶振引腳不具備方向性,因此不必?fù)?dān)憂貼反。具體說(shuō)明如下:

1、兩引腳無(wú)源晶振:分別為頻率輸入腳與輸出腳,不具備方向性。

2、三引腳晶振:中間腳為接地腳,兩側(cè)腳分別為頻率輸入腳與輸出腳,不具備方向性。

3、四引腳晶振:對(duì)角焊接即可,注意鄰腳之間不可連接。一般解釋為腳1與腳3分別為頻率輸入腳與輸出腳,不具備方向性。腳2與腳4接地。

無(wú)源晶振起振電路圖,無(wú)源晶振起振電路解析與無(wú)源晶振起振電路電容使用說(shuō)明

(無(wú)源晶振起振電路圖)

無(wú)源晶振起振電路圖備注:

1、C1、C2為外接電容,根據(jù)與晶振負(fù)載電容匹配程度選值

2、R1、R2可以根據(jù)實(shí)際情況調(diào)整磁珠阻抗的大小

3、C3為預(yù)設(shè)計(jì),可根據(jù)測(cè)試情況增加或者降低

4、C1/C2可根據(jù)測(cè)試情況進(jìn)行大小調(diào)整

現(xiàn)在再來(lái)說(shuō)無(wú)源晶振的電容匹配問(wèn)題,在無(wú)源晶振的實(shí)際應(yīng)用中,大多數(shù)情況下遇到的問(wèn)題都是與外接電容(對(duì)地電容)與無(wú)源晶振負(fù)載電容(CL)不兼容所致。晶發(fā)電子建議除了按照芯片方案選對(duì)正確頻率精度及負(fù)載電容的無(wú)源晶振產(chǎn)品之外,若電路板上電后出現(xiàn)頻偏問(wèn)題,應(yīng)該針對(duì)晶振實(shí)際輸出頻率進(jìn)行測(cè)試,借此獲取真實(shí)數(shù)據(jù),并對(duì)外接電容容值進(jìn)行調(diào)整,以達(dá)到對(duì)實(shí)際輸出頻率的微調(diào)目的,即盡量靠近標(biāo)稱(chēng)頻率。

以下為理論上的電容計(jì)算參考公式:

無(wú)源晶振起振電路圖,無(wú)源晶振起振電路解析與無(wú)源晶振起振電路電容使用說(shuō)明

注:

CL為無(wú)源晶振的負(fù)載電容,CS為電路板雜散電容,C1和C2為外接電容。

需要說(shuō)明的是,因電路板復(fù)雜程度不同及布線設(shè)計(jì)存在差異,雜散電容CS也會(huì)存在差異,一般我們?nèi)≈禐?-6PF。

推薦器件

更多器件
器件型號(hào) 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊(cè) ECAD模型 風(fēng)險(xiǎn)等級(jí) 參考價(jià)格 更多信息
LFE3-150EA-6FN672I 1 Lattice Semiconductor Corporation Field Programmable Gate Array, 375MHz, 149000-Cell, PBGA672, 27 X 27 MM, LEAD FREE, FPBGA-672

ECAD模型

下載ECAD模型
$243.42 查看
XCR3384XL-10TQ144I 1 AMD Xilinx EE PLD, 10ns, 384-Cell, CMOS, PQFP144, TQFP-144
$107.46 查看

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計(jì)資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫(xiě)文章/發(fā)需求
立即登錄

JF晶振是由深圳市晶發(fā)電子有限公司是生產(chǎn)的自主品牌、公司2006年成立,是一家從事銷(xiāo)售石英晶體諧振器、晶體振蕩器以及從事晶體配套設(shè)備生產(chǎn)的高新技術(shù)企業(yè)。