Arteris升級(jí)版 Multi-Die解決方案使半導(dǎo)體企業(yè)能夠縮短開(kāi)發(fā)周期、擴(kuò)展模塊化架構(gòu)并提供差異化的AI性能,同時(shí)靈活應(yīng)對(duì)行業(yè)發(fā)展趨勢(shì)。
在人工智能計(jì)算需求重塑市場(chǎng)格局之際,致力于加速系統(tǒng)級(jí)芯片 (SoC) 開(kāi)發(fā)的領(lǐng)先系統(tǒng) IP 提供商 Arteris 公司(納斯達(dá)克股票代碼:AIP)今天宣布擴(kuò)展其 Multi-Die 解決方案,為基于芯粒的快速創(chuàng)新提供基礎(chǔ)性技術(shù)支撐。
Arteris 總裁兼首席執(zhí)行官 K. Charles Janac 表示:“在芯粒時(shí)代,傳統(tǒng)單片式芯片設(shè)計(jì)已越來(lái)越難以滿足日益增長(zhǎng)的計(jì)算需求。Arteris正通過(guò)基于行業(yè)標(biāo)準(zhǔn)、經(jīng)過(guò)硅驗(yàn)證的自動(dòng)化解決方案,引領(lǐng)行業(yè)向芯粒時(shí)代轉(zhuǎn)型,實(shí)現(xiàn)IP核、芯粒與SoC之間的無(wú)縫集成。"
摩爾定律(預(yù)測(cè)芯片晶體管數(shù)量每?jī)赡攴叮┱谥饾u放緩。隨著半導(dǎo)體行業(yè)(尤其是受AI算力需求的驅(qū)動(dòng))加速提升性能與能效,基于multi-die系統(tǒng)的架構(gòu)創(chuàng)新變得至關(guān)重要。Arteris推出的升級(jí)版Multi-Die解決方案,通過(guò)專為以下目標(biāo)打造的一系列增強(qiáng)型技術(shù)應(yīng)對(duì)這一行業(yè)轉(zhuǎn)型:實(shí)現(xiàn)可擴(kuò)展的快速流片周期、滿足高性能計(jì)算需求、以及符合車規(guī)級(jí)關(guān)鍵任務(wù)設(shè)計(jì)要求。
商業(yè)影響:從技術(shù)創(chuàng)新到市場(chǎng)加速
Arteris的解決方案通過(guò)提供關(guān)鍵的片上網(wǎng)絡(luò)(NoC)IP技術(shù)——實(shí)現(xiàn)標(biāo)準(zhǔn)化晶粒間通信,并自動(dòng)化關(guān)鍵SoC設(shè)計(jì)流程——顯著縮短了芯粒和SoC的設(shè)計(jì)周期,同時(shí)優(yōu)化了功耗、性能與面積瓶頸。
該擴(kuò)展解決方案專為互操作性打造,支持通用芯?;ミB標(biāo)準(zhǔn)(UCIe)、多種Arm AMBA協(xié)議、PCIe,并能與主流物理IP集成,從而確?;谛袠I(yè)標(biāo)準(zhǔn)的強(qiáng)健生態(tài)系統(tǒng)兼容性。通過(guò)與主要EDA廠商及全球晶圓廠的深度集成,為芯片創(chuàng)新者和電子產(chǎn)品系統(tǒng)廠商提供開(kāi)箱即用的解決方案。
Arteris Multi-Die 解決方案的核心能力:
- 經(jīng)過(guò)硅驗(yàn)證的非一致性FlexNoC IP支持相關(guān)行業(yè)標(biāo)準(zhǔn),可與第三方商用晶粒間控制器及物理層接口(PHY)無(wú)縫集成。
- 新增緩存一致性Ncore NoC IP功能可實(shí)現(xiàn)跨芯粒的緩存一致性讀寫(xiě)操作,使應(yīng)用軟件開(kāi)發(fā)者能夠?qū)ulti-die系統(tǒng)視為單一硅片進(jìn)行操作。
- 優(yōu)化的Magillem Connectivity自動(dòng)化技術(shù),支持從IP核與芯粒進(jìn)行SoC組裝,降低人工集成易出錯(cuò)帶來(lái)的項(xiàng)目風(fēng)險(xiǎn)。
- 升級(jí)版Magillem Registers自動(dòng)化方案,基于單一數(shù)據(jù)源實(shí)現(xiàn)從系統(tǒng)映射定義到驗(yàn)證文檔的軟硬件協(xié)同集成。
戰(zhàn)略發(fā)展勢(shì)頭
作為全面支持芯片架構(gòu)戰(zhàn)略的一部分,Arteris正與半導(dǎo)體價(jià)值鏈的領(lǐng)先企業(yè)展開(kāi)合作,共同推動(dòng)新一代 AI和汽車平臺(tái)發(fā)展:
- Arm正與Arteris展開(kāi)合作,通過(guò)最新的AMBA CHI C2C互連協(xié)議標(biāo)準(zhǔn)及持續(xù)為共同服務(wù)的汽車半導(dǎo)體客戶、一級(jí)供應(yīng)商和整車廠提供支持,共同推動(dòng)可互操作的芯粒生態(tài)系統(tǒng)發(fā)展。
- Cadence正與Arteris合作,通過(guò)集成化、經(jīng)過(guò)優(yōu)化且符合標(biāo)準(zhǔn)的IP與EDA工具流程,助力客戶實(shí)現(xiàn)芯粒戰(zhàn)略目標(biāo),在顯著縮短上市周期的同時(shí)降低開(kāi)發(fā)成本。
- Renesas在其第五代R-Car SoC平臺(tái)中采用Arteris Multi-Die技術(shù),該平臺(tái)面向集成CPU、AI賦能NPU、車載信息娛樂(lè)GPU的先進(jìn)駕駛輔助系統(tǒng)(ADAS),并能通過(guò)芯粒擴(kuò)展進(jìn)一步提升AI算力吞吐。
- RISC-V生態(tài)系統(tǒng)合作伙伴如SiFive和Tenstorrent正與Arteris合作,共同推進(jìn)面向特定領(lǐng)域的IP與芯粒解決方案開(kāi)發(fā)。
"技術(shù)創(chuàng)新的快速步伐以及對(duì)先進(jìn)實(shí)體AI芯片日益增長(zhǎng)的需求正在重塑SoC設(shè)計(jì),從單片式架構(gòu)轉(zhuǎn)向基于芯粒的架構(gòu),” Cadence硅解決方案集團(tuán)研發(fā)副總裁David Glasco表示,"通過(guò)與Arteris合作,我們正在加速基于芯粒的系統(tǒng)開(kāi)發(fā)進(jìn)程,優(yōu)化關(guān)鍵性能指標(biāo)并確保多晶粒間的無(wú)縫互操作性。我們不僅是在推動(dòng)芯粒市場(chǎng)生態(tài)系統(tǒng)的形成,更是在開(kāi)創(chuàng)其未來(lái)。"
"隨著AI不斷突破性能和能效的極限,具備芯粒能力的單片式SoC已成為實(shí)現(xiàn)傳統(tǒng)SoC設(shè)計(jì)無(wú)法企及的集成度與可擴(kuò)展性的關(guān)鍵," Renesas數(shù)字高性能計(jì)算SoC業(yè)務(wù)副總裁兼總經(jīng)理Aish Dubey指出,"Arteris技術(shù)通過(guò)為我們第五代R-Car汽車芯片提供底層互連架構(gòu),在實(shí)現(xiàn)這一愿景中發(fā)揮著核心作用,推動(dòng)著汽車創(chuàng)新的新時(shí)代。"
"我們雙方已開(kāi)展多年合作,致力于為希望采用我們產(chǎn)品打造頂級(jí)可擴(kuò)展平臺(tái)的客戶降低風(fēng)險(xiǎn)、開(kāi)發(fā)成本和時(shí)間周期,"SiFive垂直市場(chǎng)副總裁Ian Ferguson表示,"SiFive將Arteris的Multi-Die技術(shù)視為這一合作的天然延伸,并將從技術(shù)和商業(yè)層面全力支持其取得成功。"
"成員企業(yè)采用UCIe IP進(jìn)行芯粒設(shè)計(jì)的創(chuàng)新對(duì)構(gòu)建廣泛的生態(tài)系統(tǒng)互操作性至關(guān)重要,"UCIe聯(lián)盟主席Debendra Das Sharma博士補(bǔ)充道,"Arteris的技術(shù)進(jìn)步為基于UCIe的下一代開(kāi)放、可擴(kuò)展硅芯片奠定了更堅(jiān)實(shí)的基礎(chǔ)。"
為什么現(xiàn)在這很重要
先進(jìn)半導(dǎo)體能力對(duì)發(fā)展未來(lái)AI解決方案具有決定性意義,而Arteris的創(chuàng)新技術(shù)正發(fā)揮著關(guān)鍵作用。此次升級(jí)的Multi-Die解決方案使半導(dǎo)體企業(yè)能夠:壓縮開(kāi)發(fā)周期、擴(kuò)展模塊化架構(gòu)、提供差異化的AI性能——同時(shí)精準(zhǔn)契合行業(yè)演進(jìn)趨勢(shì)。
升級(jí)版 Arteris Multi-Die 解決方案現(xiàn)已面向早期試用合作伙伴開(kāi)放。