RISC-V簡介:
厭倦了當(dāng)下的計算機芯片的局限性及其相關(guān)的知識產(chǎn)權(quán)限制,加州大學(xué)伯克利的一個研究小組,正在推動一個開源的替代方案。RISC-V指令集架構(gòu)最初是開發(fā)用來幫助大學(xué)計算機架構(gòu)的教學(xué),但是,現(xiàn)在它的開發(fā)者想將它變成主流,幫助推動云計算和物聯(lián)網(wǎng)等發(fā)展。
RISC-V 的開發(fā)者之一是David Patterson,他也在80年代參與制作了RISC 指令集。主流芯片架構(gòu)(英特爾和ARM)都受專利保護,而即便付了授權(quán)費,指令集也十分復(fù)雜,需要很大的工作量才能讓其適應(yīng)具體的工作需求。而RISC-V做到了開源,免除了昂貴的授權(quán)費。這個新的指令集叫做RISC-V,“V”包含兩層意思,一是這是Berkeley從RISC I開始設(shè)計的第五代指令集架構(gòu),二是它代表了變化(variation)和向量(vectors)。
產(chǎn)品規(guī)格
- MCU - SiFive Freedom E310(FE310)32位RV32IMAC處理器@最高320+ MHz(1.61 DMIPS / MHz)
- 存儲 - 128-Mbit SPI閃存(ISSI IS25LP128)
- 擴展 - 帶有JTAG,GPIO,PWM,SPI,UART,5V,3.3V和GND的兩個14引腳接頭
- 雜項 - 1個復(fù)位按鈕,16 MHz晶振
- 電源 - 通過頭上的引腳1 5V; 工作電壓:3.3 V和1.8 V
- 尺寸 - 38 x 18毫米(估計)
- 許可證 - CERN開放硬件許可證v1.2
閱讀全文