三星電子成功開發(fā)出采用先進封裝技術(shù)“Chiplet”標準的4納米(?)超精細工藝。Chiplet是一種連接不同半導體以提高性能的技術(shù),有望成為增強三星電子人工智能(AI)半導體代工業(yè)務(wù)競爭力的基礎(chǔ)。
據(jù)業(yè)內(nèi)人士6月17日報道,三星電子近日通過了采用4納米工藝“通用芯片互連標準(UCIe)”的半導體原型的首次性能評估。這意味著,從半導體開發(fā)階段開始的首個原型在現(xiàn)有設(shè)計下運行良好。該評估是量產(chǎn)前必須完成的必要流程,預(yù)計將持續(xù)到量產(chǎn)。
一位業(yè)內(nèi)人士表示:“三星電子去年針對代工工藝優(yōu)化了UCIe設(shè)計資產(chǎn)(IP),此次成功通過了原型評估,三星通過UCIe開展的半導體委托生產(chǎn)業(yè)務(wù)預(yù)計將加速發(fā)展。”
UCIe是Chiplet技術(shù)的代表標準。半導體通常通過減小電路線寬來提升性能,但隨著電路微縮速度的放緩,性能提升也受到限制,這是因為工藝難度的增加。
正因如此,連接不同半導體以提高性能的Chiplet技術(shù)(異構(gòu)組合)應(yīng)運而生,UCIe標準于2022年制定,旨在在業(yè)界確立統(tǒng)一的技術(shù)方向。UCIe是一種在單個半導體芯片上集成中央處理器(CPU)、圖形處理器(GPU)和內(nèi)存等功能的方法。
三星電子從一開始就與英特爾、臺積電、高通、谷歌和微軟(MS)就UCIe標準化展開合作。此次通過性能評估的原型機采用了新思科技的IP。自去年以來,他們一直在針對4nm工藝優(yōu)化UCIe IP。據(jù)悉,該原型的數(shù)據(jù)傳輸速度可達每秒?24?千兆位?(Gbps)。
具體客戶尚未確定,但由于該工藝(SF4X)?用于生產(chǎn)高性能計算?(HPC)?半導體芯片,因此很有可能用于?AI?半導體芯片。預(yù)計將于今年年底或明年初實現(xiàn)量產(chǎn)。
三星電子去年年初就已成功開發(fā)出適用于5?? 工藝的?UCIe?半導體芯片。此次,三星電子將其擴展到?4??,以增強其技術(shù)競爭力。該公司還在推進?UCIe?在?2?? 工藝上的應(yīng)用。
三星電子此舉預(yù)計將進一步加劇超精細工藝領(lǐng)域Chiplet?芯片的競爭。這是因為臺積電和英特爾等競爭代工廠已獲得應(yīng)用?UCIe?的工藝,并正在推進其商業(yè)化進程。據(jù)了解,臺積電已將?UCIe?技術(shù)應(yīng)用于?3?? 和?5??,而英特爾則將其應(yīng)用于?4??(英特爾的第?3?代工藝)。
業(yè)內(nèi)人士預(yù)測:“三星、臺積電、英特爾等主要代工廠正在準備應(yīng)用2?以下UCIe的半導體工藝,未來圍繞Chiplet標準的市場領(lǐng)導地位競爭將更加激烈。”